검색결과 : 국립세종도서관
상세검색 닫기
자료유형
본문언어
출판년도 ~
정렬
상세검색 +

자료검색

검색결과

  • 홈으로
  • 검색결과
글씨 글씨 확대 글씨 축소
(쉽게 읽는) 하드웨어 & 소프트웨어의 원리와 구조 : MCU, 컴파일러, OS, FPGA까지 / 지은이 : 이재영,한세경
(쉽게 읽는) 하드웨어 & 소프트웨어의 원리와 구조 : MCU, 컴파일러, OS, FPGA까지 책표지
  • ·표제/책임표시사항 (쉽게 읽는) 하드웨어 & 소프트웨어의 원리와 구조 : MCU, 컴파일러, OS, FPGA까지 / 지은이 : 이재영,한세경
  • ·발행사항 서울 : 로드북, 2013
  • ·형태사항 336 p. :삽화 ;24 cm
  • ·주기사항 권말부록: 엔지니어의 삶! ; 연습문제 해답
    색인수록
  • ·표준번호/부호 ISBN: 9788997924073  93000 : \25000 
  • ·분류기호 한국십진분류법-> 004  듀이십진분류법-> 004  
  • ·주제명 하드웨어(컴퓨터)[hardware]소프트웨어[software]
권별정보 자료위치출력 관심도서 보기 관심도서 담기

※ 좌우로 스크롤하시면 내용이 보입니다.

권별정보 안내
신청 편/권차 편제 저작자 발행년도 등록번호 청구기호 자료있는 곳 자료상태 예약자 반납예정일 매체구분
지은이: 이재영,한세경 2013 SE0000362765 004-18-1 일반자료실(서고) 서고 비치(온라인 신청 후 이용) 0 - 인쇄자료(책자형) 
※ 신청 종류
- 대출예약신청:
자료상태가 ‘대출중’인 경우 해당 도서를 예약하여 도서 반납 시 우선적으로 대출받을 수 있는 서비스
- 청사대출신청:
정부세종청사(6-3동, 2-1동)에 위치한 무인예약도서대출반납기에서 도서 수령‧반납이 가능한 서비스
- 무인대출신청:
도서관 1문(정문)에 위치한 무인예약도서대출기에서 도서 수령이 가능한 서비스
- 서고자료신청:
서고에 보관된 자료에 대한 열람신청 서비스 이용방법: 로그인 → 자료검색 → [상세정보] 클릭 → 권별정보에서 자료 선택 →[서고자료신청] → 자료비치완료 문자 수신 → 해당 자료실에서 자료 수령
서가 둘러보기
서가둘러보기 로딩중

목차


CHAPTER 1 MCU: 임베디드 시스템의 사령관
1.1 들어가며  
1.2 MCU: 최고 지휘관  
조직 구성도  
명령의 전달  
1.3 MCU의 구성  
IC  
버스  
메모리  
메모리 맵  
레지스터  
MMU(Memory Management Unit)  
캐시 메모리  
페리페럴  
명령어 처리 장치  
1.4 구조를 알았으니 동작을 알아보자!  
리셋  
패치(Fetch)  
명령어 해석(Decode)  
명령어 실행(Execute)  
데이터 저장(Write back)  
파이프라인  
인터럽트  
페리페럴 제어  
1.5 개발 환경 만들기  
ADS  
ARMulator 설정하기  
1.6 샘플 코딩 따라하기  
Timer 제어하기  
스타트업 코드  
1.7 MCU 학습을 마치며  
연습문제  

CHAPTER 2 컴파일러: 프로그램 코드의 변환 도구
2.1 들어가며  
2.2 컴파일러: 능력 좋은 통번역가  
국가 간의 의사소통  
통번역의 과정  
2.3 프로그램 언어와 컴파일러  
C/C++, JAVA, FORTRAN, BASIC  
어셈블리어와 기계어  
RISC vs CISC  
IDE  
2.4 컴파일 과정  
단순화  
낱말 분석  
코드 최적화  
메모리 테이블화  
구문 분석  
어셈블리어 명령어 치환  
어셈블리어 완성  
기계어 코드 생성  
2.5 컴파일러 - 제대로 알고 사용하기  
오브젝트 코드와 링크  
헥사 코드, 바이너리 코드, ELF, AXF  
최적화  
코드 영역과 데이터 영역  
맵/리스트 파일  
시작 위치와 엔트리 포인트  
2.6 컴파일러 학습을 마치며  
연습문제  

CHAPTER 3 OS: 시스템 관리자
3.1 들어가며  
3.2 OS: 시스템의 대통령  
국가 운영 계획  
국가 운영 계획에 필요한 관리자들  
3.3 OS의 구조  
드라이버  
커널  
라이브러리  
응용 프로그램  
3.4 커널의 시스템 관리자들  
메모리 관리자  
태스크 관리자  
파일 관리자  
이벤트 관리자  
커널의 태스크 관리 방법  
스케줄러  
선점형 대 비선점형  
문맥 교환  
보호 모드  
3.5 샘플 코딩 따라하기  
컴파일 환경 설정  
vector.s  
init.s  
kmain.c  
taskmanager.c  
handler.c  
application.c  
결과 확인  
3.6 OS 학습을 마치며  
연습문제  

CHAPTER 4 FPGA: 원하는 대로 디자인하는 IC
4.1 들어가며  
4.2 FPGA: 튜닝 카  
4.3 PLD  
논리 게이트  
로직 셀  
SPLD와 CPLD  
FPGA  
4.4 HDL  
HDL에 대한 기초 지식  
VerilogHDL  
모듈  
핀 설정 및 데이터 타입 설정  
회로의 동작 조건과 연결  
연산자 및 조건문  
테스트벤치 작성  
4.5 HDL을 이용한 IC 설계 과정  
블록도 설계  
RTL 설계  
제약 조건  
합성  
합성 후 시뮬레이션  
PAR  
PAR 후 시뮬레이션  
최종 이미지(GDSII) 생성  
4.6 개발 환경 만들기  
ISE 다운로드  
툴 익히기  
4.7 샘플 코딩 따라하기  
래치와 플립플롭  
계산기 사양서  
입력처리 블록  
FSM 블록  
메모리 블록  
디코더 블록  
연산 처리 블록  
출력 처리 블록  
계산기 모듈의 구조  
계산기 예제 작성  
시뮬레이션하기  
4.8 FPGA 학습을 마치며  
개발 계획  
사양서 작성  
블록도 작성  
RTL 작성  
RTL 시뮬레이션  
합성  
PAR  
동작 테스트  
블록도 → 코드 수정 → 시뮬레이션 → 합성 → PAR → 테스트  
파운드리 선정  
공정 및 라이브러리 선택  
합성 및 PAR  
테입아웃  
필름 작업  
웨이퍼 가공  
패키지 작업  
칩 테스트  
평가용 보드 제작  
그 외 이야기꺼리들  
연습문제  
부록 A. 엔지니어의 삶!  
부록 B. 연습문제 해답